摘要
本申请公开一种射频信号链芯片间的信号互联方法、装置、系统及介质,涉及芯片设计技术领域,用于在满足快速响应配置的同时,减少IO口数量以降低多芯片互联成本和难度。针对传统方案需要大量IO口的问题,提供一种射频信号链芯片间的信号互联方法:将针对寄存器实现配置写入的寄存器写入配置字分成若干组寄存器配置值;在一个时钟周期内将一组寄存器配置值一次性写入;在下一时钟周期写入下一组寄存器配置值;故通过此方式建立的循环分发机制实现寄存器写入配置字的完整写入,可以大幅压缩IO口数量;且本方法所需的写入时间可通过调整接口数量的方式调节,从而在满足快速配置响应时间的前提下压缩IO口数量,以便于多芯片间互联。
技术关键词
信号互联方法
射频收发
基带芯片
时钟
接口
互联装置
周期
IO口
芯片设计技术
模式
可读存储介质
互联系统
数据
分发模块
多芯片
计算机