摘要
本发明公开了一种PUF‑多位并行异或运算一体化电路,包括预置模块、交织模块、级联模块和管控模块,管控模块控制PUF‑多位并行异或运算一体化电路的工作模式,使其能够分别工作在PUF模式、逻辑运算模式和功率控制模式,PUF‑多位并行异或运算一体化电路工作在PUF模式时,实现PUF电路功能,PUF‑多位并行异或运算一体化电路工作在逻辑运算模式,实现异或运算逻辑功能,PUF‑多位并行异或运算一体化电路工作在功率控制模式时,实现低功耗待机功能;优点是能够取代分离的PUF电路与异或运算电路用于边缘AI芯片,减少边缘AI芯片的面积,降低边缘AI芯片的硬件资源消耗、提高其计算效率。
技术关键词
输入端
模块
PMOS管
反相器
输出端
NMOS管
级联
栅极
偏差
功率控制
信号
模式
电源
PUF电路
接地端
低功耗待机
运算电路
芯片
误码率