摘要
本发明提供一种面向FPGA的侧信道测量配置及其控制方法,所述测量配置包括目标FPGA芯片及其板级,其被配置为实现加密和解密过程,并输出原始瞬时电压信号;上位机,其被配置为用于进行数字电路设计并生成比特流文件,进行软件加密,以及接收示波器采集的功耗曲线并存储;下载器,其被配置为用于将所述上位机生成的比特流文件烧录至目标FPGA芯片;三级运算放大器,其被配置为将所述目标FPGA芯片及其板级输出的原始瞬时电压信号进行放大输出;示波器,其被配置为用于采集所述三级运算放大器输出的信号,形成功耗曲线并输出至所述上位机进行进一步分析。本发明针对FPGA芯片本身的安全性提出,针对的是真实应用场景下FPGA原生配置架构的侧信道脆弱性问题。
技术关键词
FPGA芯片
三级运算放大器
示波器
加密
信道
运算放大器输出
功耗
生成比特流
曲线
信号
下载器
稳压电源
采样电阻
解密
去耦电容
电压
数据
系统为您推荐了相关专利信息
工业操作系统
异构设备
交互设计方法
西门子
数据
硬件加速卡
加密解密
性能测试工具
流媒体服务器
状态监测模块
加密策略
协议转换模块
动态密钥
协商模块
数据交换系统
节点
同态加密算法
镜像
计算机程序指令
数据处理方法
政务
加密管理方法
语义关联度
数据字
时间序列特征