一种对门级网表的层次化检查方法

AITNT
正文
推荐专利
一种对门级网表的层次化检查方法
申请号:CN202410781070
申请日期:2024-06-18
公开号:CN118607437A
公开日期:2024-09-06
类型:发明专利
摘要
本发明提供一种对门级网表的层次化检查方法,属于集成电路下数字芯片设计领域,本发明为解决在数字芯片设计流程中由于网表规模过大而带来的网表检查效率降低的问题。所述设计方法包括:对大型的网表文件按模式进行block划分;对划分后的每层block进行层次化分析并提取模型;采用综合ILM&ETM提取模型的方法避免了传统网表检查中忽略边界违例的问题;最后汇总每层的检查报告并输出为最终检查结果。通过层次化方法检查大型设计的面积大小、功耗大小、单元连接性错误等信息,相较于商业EDA工具使用的展平式检查效率更高,可以有效减少工具运行时间、优化内存占用、有助提高网表检查效率,降低芯片设计周期。
技术关键词
检查方法 数字芯片设计 黑盒模型 模式 EDA工具 网表文件 树状结构 命令 集成电路 报告 商业 内存 嵌套 功耗 分层 规模 客户 节点 周期
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号