一种基于FPGA中ROM和IP核的波峰因素可调高斯噪声实时模拟装置

AITNT
正文
推荐专利
一种基于FPGA中ROM和IP核的波峰因素可调高斯噪声实时模拟装置
申请号:CN202410783905
申请日期:2024-06-18
公开号:CN118821405A
公开日期:2024-10-22
类型:发明专利
摘要
本发明公开了一种基于FPGA中ROM和IP核的波峰因素可调高斯噪声实时模拟装置,在现有高斯白噪声的基础上,在标准高斯噪声产生模块中,对M1路Q位随机数利用Box‑Muller变换采用ROM将均匀随机数转为标准高斯白噪声,在波峰因素调制模块,对标准高斯白噪声进行限幅处理,得到指定波峰因素的高斯噪声,在滤波模块中对指定波峰因素的高斯噪声进行滤波,在选择模块中选择滤波前或后高斯噪声作为最终的噪声信号yi_Final进行调制,在信号调制模块中,对最终的噪声信号yi_Final进行归一化并调制,实现任意信噪比的信号输出,最后送入给DAC,得到M路噪声调制后信号的模拟信号,完成高斯噪声模拟。本发明可以通过指定的波峰因数CFp调整高斯噪声的波峰因素,从而实现波峰因素的可调。
技术关键词
信号调制模块 cordic算法 序列发生器 模拟装置 滤波模块 浮点数 噪声滤波 信噪比 信号发生器 输出模块 格式 参数 滤波器 符号 数据
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号