摘要
本发明提供一种应用于显示驱动芯片的帧率控制方法,通过对AP发送过来的AP‑Vsync/AP‑Hsync进行学习,并据此在DDIC内部进行Rebuild‑Vsync/Rebuild‑Hsync自建,在提升DDIC内部video timing健壮性的同时,DDIC根据AP‑Vsync/AP‑Hsync及Rebuild‑Vsync/Rebuild‑Hsync的情况及AP‑CMD对当前AP是否处于高帧率显示进行判断,在低帧率显示情况下产生对应的skip_on信号,使DDIC及显示面板处于低功耗模式。
技术关键词
显示驱动芯片
率控制方法
信号
低功耗工作模式
驱动显示面板
时钟门控
周期
视频
频率
电路
系统为您推荐了相关专利信息
切断阀
加氢装置
压力检测模块
压力调节阀
充气接口
变速抽水蓄能机组
附加频率控制方法
定子磁链定向
双馈感应电机
分数阶比例积分
电信号
支持向量机模型
监测系统
状态监测单元
心电监控
低电压差分信号
系统级芯片
图像
数据处理方法
哨兵模式