基于14T-TFET-SRAM单元电路的带符号乘法与乘累加运算电路

AITNT
正文
推荐专利
基于14T-TFET-SRAM单元电路的带符号乘法与乘累加运算电路
申请号:CN202410826278
申请日期:2024-06-25
公开号:CN118711630B
公开日期:2025-09-19
类型:发明专利
摘要
本申请涉及一种基于14T‑TFET‑SRAM单元电路的带符号乘法与乘累加运算电路,单元电路包括NTFET管N0‑N6以及PTFET管P0‑P6;P0的源极、漏极和栅极分别与P4的漏极、N0的漏极和栅极电连接,P0的漏极设置有存储节点Q;P1的源极、漏极和栅极分别与电源VDD、N1的漏极和栅极电连接,P1的漏极设置有存储节点QB;P2的源极、漏极和栅极分别与P3的漏极、N2的漏极和N4的栅极电连接;P3的源极和栅极分别与电源VDD和写控制信号线WLB电连接;P4的源极和栅极分别与电源VDD和N2的栅极电连接;P5的源极、漏极和栅极分别与P6的漏极、位线RBLB和N1的漏极电连接;P6的源极和栅极分别与电源VDD和输入字线INWLB电连接;N0的源极与N4的漏极电连接;N1的源极与地线VSS电连接;N2的源极和栅极分别与N3的漏极和写控制信号BLB电连接;N3的源极和栅极分别与地线VSS和写控制信号线WL电连接;N4的源极和栅极分别与地线VSS和写控制信号线BL电连接;N5的源极、漏极和栅极分别与地线VSS、N6的源极和N2的漏极电连接;N6的漏极和栅极分别与位线RBL和输入字线INWL电连接。解决了现有的TFET‑SRAM单元电路的静态功耗大的问题。
技术关键词
SRAM单元电路 晶体管 栅极 运算电路 信号线 阵列 位线 电源 节点 数值 芯片 符号 功耗 开关 电压 数据
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号