摘要
本申请涉及片上网络互联、芯片缓存技术领域,公开一种权重可配置的片上网络缓存系统、方法、数据更新方法,所述系统包括多个核心,每个核心具有不同的数据处理需求;缓存节点位于片上网络中心,用于存储数据并最小化数据访问延迟;寄存器系统与缓存节点相连接,用于持续跟踪命中计数、缺失总数及配置次数;执行逻辑模块,用于根据每个核心的数据请求的类型,确定缓存处理机制,并更新相关缓存行的替换优先级,所述缓存处理机制包括缓存替换和旁路策略。本公开针对不同的核心数据请求特点,配置不同的缓存读取/写入/替换权重,使得缓存针对不同核心的请求具有不同的数据保持/数据迭代机制,有效地提高了缓存数据命中率。
技术关键词
网络缓存系统
数据更新方法
数据访问延迟
核心
逻辑模块
芯片缓存技术
网络缓存方法
网络中心
表格
机制
缓存行数据
旁路
节点
策略
动态
信号