摘要
本申请公开了一种芯片、打拍电路设计方法、装置、设备及存储介质,涉及集成电路技术领域,所述芯片上的预设回型区域上可以分别设定信号传输起点以及信号传输终点,将信号传输起点作为打拍电路的起点,将信号传输终点作为打拍电路的终点,并形成传输距离相同的第一传输路径以及第二传输路径。又基于相同的曼哈顿距离,在第一传输路径依次设置第一组逻辑模块,以及在第二传输路径上依次设置对应且相同数量的第二组逻辑模块,使得在打拍电路中从信号传输起点至各级对应的逻辑模块的信号时序相同,减少信号传输至各级逻辑模块的过程中所花费的整体时间,提升了芯片的打拍电路中的信号传输频率。
技术关键词
逻辑模块
传输路径
电路设计方法
信号
终点
电路设计装置
芯片
集成电路技术
可读存储介质
程序
处理器
时序
存储器
计算机
尺寸
节点
频率