摘要
本发明公开了一种SATA主机芯片验证系统。为提高验证效率,加快验证结果收敛,本发明的SATA主机芯片验证系统包括AHCI驱动验证平台、SATA主机芯片、SATA设备模型,AHCI驱动验证平台通过AXI接口和SATA主机芯片之间建立数据连接;SATA主机芯片通过物理层接口和SATA设备模型之间建立数据连接;SATA设备模型和AHCI驱动验证平台分别基于Verilog硬件描述语言和System Verilog硬件描述和硬件验证语言。本发明提升了SATA主机芯片的验证效率,能够更加灵活地构造与实现错误和异常场景,使覆盖场景更加全面。本发明适于芯片测试领域。
技术关键词
验证平台
芯片验证系统
SATA设备
AXI接口
硬件验证语言
主机
硬件描述语言
序列生成器
模块
命令
监视器
测试平台
转换器
驱动器
数据
软件
仿真模型
协议
场景