摘要
本申请提供了一种VQE算法中拟设线路最左端激发算符的构造方法,该VQE算法中拟设线路最左端激发算符的构造方法包括以下步骤:在限制条件下,通过RY(2θ)门构造等同量子线路,制备出激发算符在标准构造量子线路下相同的输出态,对位于拟设线路最左端的激发算符的量子线路的深度进行降低。在上述技术方案中,在限制条件下,通过RY(2θ)门构造等同量子线路,制备出激发算符在标准构造量子线路下相同的输出态,对位于拟设线路最左端的激发算符的量子线路的深度进行降低,有效提高了变分量子本征求解算法的求解质量。
技术关键词
线路
门构造
量子态
算法
CNOT门
矩阵
关系
系统为您推荐了相关专利信息
证书信息
跨云平台
校验数据完整性
格式
一致性算法
能力评估方法
文本分类器
论文
序列
能力评估模型
人脸识别方法
关键点
同态加密算法
私钥
定位人脸
预测系统
特征选择
数据采集模块
多模型
数据采集单元
数据传输测试
数据通信方法
测试传输速率
扶手
遗传算法