摘要
本发明公开了一种扩展片上缓存读写带宽的方法,包括:在控制访问时,基于FPGA时钟产生一个对HBM的时序控制信号;对AXI‑port进行赋值,每个AXI‑port下对应的地址通道和HBM通道有相应的地址,以构建出一个包含M个AXI‑port存储矩阵;在数据写入时,将数据均分从M个AXI‑port写入该存储矩阵;需要读出时同时从多个AXI‑port读出。本发明通过扩展HBM缓存读写带宽的技术,给高速、高带宽视音频信号提供一个有序写入和读出缓存环境,从而可以充分利用FPGA芯片的功能,实现一种多功能高集成度的视音频处理单机产品,减少信号输出延时,减少外置设备接入数量,节约系统构建成本和系统物理空间。
技术关键词
时序控制信号
视音频
FPGA芯片
节约系统
外置设备
矩阵
高带宽
通道
数据
时钟
算法
机制
物理