摘要
本申请涉及芯片技术领域,公开一种用于AMBA总线的数据传输方法,包括:CPU模块将传输数据的时钟信号同步至仲裁器模块;响应于接收到所述传输数据的时钟信号,所述仲裁器模块中的PLL时钟发生器执行计数器自加操作;响应于接收到所述传输数据的时钟信号,所述仲裁器模块中以该CLK产生相应的计数器模块执行自加操作;响应于所述CLK产生相应的计数器模块自加至预设阈值的时间早于所述PLL时钟发生器的计数器,关闭所述APB模块。通过仲裁器模块的运作,实现了对总线的选择性关闭,这不仅确保了数据传输的高效性,还减少了冗余模块的活动,从而提升了整个芯片架构的资源使用效率。本申请还公开一种用于AMBA总线的数据传输装置、计算机及介质。
技术关键词
时钟发生器
数据传输方法
计数器
时钟信号同步
数据传输装置
接口
CPU模块
时钟同步模块
芯片架构
程序
计算机
指令
处理器
介质
冗余
存储器