摘要
本发明公开流媒体接口测试信号发生装置,包括:控制器与流媒体数据生成组件数据连通,向其发送外置时钟信号;PCIE组件接收流媒体数据,并将其发送至缓存组件;流媒体数据生成组件获取缓存组件中的流媒体数据并进行解析,依据外置时钟信号调整流媒体数据的分辨率和帧频率,生成与时序相对应的流媒体数据流;协议逻辑控制组件获取流媒体数据流并将其转换为预设格式的编码数据流,将编码数据流经高速数据接口发送至待测试的流媒体显示设备,协议逻辑控制组件与流媒体数据生成组件共用外置时钟信号。通过流媒体数据生成组件调节输出视频的分辨率和帧频率,提高装置输出灵活性,提高了超高清分辨率、高帧率输出模式下的数据传输质量与稳定性。
技术关键词
高速数据接口
控制组件
缓存控制器
协议
逻辑
时钟
显示设备
超高清分辨率
FPGA板卡
时序
格式
电信号
频率
视频
芯片