摘要
本发明公开了一种低时延高带宽的2D‑mesh FPGA芯片阵列及其构建方法,包括:增加一种类交换节点,其由FPGA构成,称为交换FPGA;所述交换FPGA连接若干个计算FPGA;所述交换FPGA上实现基于2D‑mesh的互连与交换。从逻辑上看,各个计算FPGA之间仍然是2D‑mesh互连结构;本发明将间接光纤连接转换为片上连接,避免了片间传输的重复以太协议栈封装与缓存,降低了时延开销和资源占用,相比片间,片上的带宽、时延性能高一个数量级,因此在流量负载较大情形下,可为整个网络提供远超接口的互连带宽和更优的转发时延,极大降低整个网络的拥塞概率,确保时延抖动在一个较小范围;且任意两个计算FPGA之间的点对点带宽都等于计算节点FPGA的接入带宽,不会出现接入带宽收敛问题。
技术关键词
低时延
高带宽
光纤互连
阵列
芯片
时延抖动
互连结构
协议
节点
点对点
机制
网络
通道
逻辑
数据
接口
资源
系统为您推荐了相关专利信息
接线插头
电路板
USB驱动芯片
功率放大模块
控制器
内源性逆转录病毒
靶向治疗耐药
非小细胞肺癌
NSCLC患者
人类
供电调节电路
输入输出电路
数据控制电路
HDMI接口电路
音频接口电路