摘要
本申请公开了一种数字后端全流程脚本设计的方法,涉及数字集成电路设计领域,包括:接收RTL行为级网表、工艺库文件和约束文件作为输入,生成库配置文件value_lib.tcl;利用库配置文件value_lib.tcl,生成门级网表和相应的综合报告;根据行为级网表,make syn进行逻辑综合生成门级网表,通过make out生成布局布线数据;根据布局布线数据,通过make ant命令进行天线检查,通过make drc命令进行设计规则检查,通过make lvs命令进行生成版图与原理图比对检查;根据布局布线数据,进行功耗分析;根据寄生参数,进行IR分析。针对现有技术中芯片数字后端设计流程效率低,本申请提高了设计效率。
技术关键词
静态时序分析
设计规则检查
布线
命令
寄生参数提取
布局
检查工具
门级网表
静态功耗分析
综合工具
脚本
逻辑
标准单元库
报告
数字集成电路设计
天线
芯片
数据
系统为您推荐了相关专利信息
资源状态信息
动态调度算法
多源数据融合方法
节点
多源异构数据
设备远程管理
节点
监控方法
虚拟化技术
管理虚拟机实例
暂态分量
差动保护方法
农村配电网
同步采样装置
卫星授时模块