摘要
本发明涉及一种基于PLL频率合成器的宽带高速跳频方法,应用于跳频系统,跳频系统包括上位机和FPGA控制器,以及与FPGA控制器电性连接的SRAM存储器、通信接口、第一路PLL频率合成器、第二路PLL频率合成器、差分振荡器和射频器件;包括:步骤一、对两路PLL频率合成器的寄存器进行复位和初始化;步骤二、编辑跳频频点、频率集大小和跳频速率;步骤三、依据频率集大小开辟SRAM地址空间,将跳频频点配置信息写入SRAM存储器;步骤四、SRAM存储器读取及射频选通切换,选通第一路PLL频率合成器或第二路PLL频率合成器产生射频频率输出。通过改进SRAM存储器的顺序读取,提高跳频速率。
技术关键词
PLL频率合成器
SRAM存储器
跳频方法
FPGA控制器
射频器件
频率校准
振荡器
跳频系统
通信接口
配置信息方法
接口转换芯片
鉴相器
信号倍频
速率
时钟