摘要
本发明涉及自适应单线并联和级联的通信方法及系统,包括系统构架,系统构架包括主机和多个LED芯片,通信采用方法:主机输出信号从0变为1为单Bit的起始点,等待到数据Bit时间长度的1/2时,进行锁定数据是否为0还是为1;若在时间的1/2处信号线上的数据为0,则该Bit数据为0,否则该Bit数据为1;当1Bit数据发送完成后,紧接着发下1Bit数据,直至数据发送完毕;LED芯片内部按照在数据时间长度1/2进行将每一Bit的数据进行解码,得到主机所发送的所有数据;可以较好的应对现有的单线级联方式中存在的主机调试复杂的问题,不再需要不断调整数据数据输出频率来适应芯片的解码频率,使得通信效率可以得到显著的提升。
技术关键词
LED芯片
通信方法
主机
单线
指令
控制模块
级联系统
显示数据格式
时钟
信号
计数器
存储模块
级联方式
上电复位
数据解码
通信效率
系统为您推荐了相关专利信息
数据访问请求
访问控制规则
报文
网关
数据访问方法
生成融合图像
处理单元
场景
图像生成单元
计算机存储介质
分布式设备
计算机执行指令
分片
处理器
可读存储介质
智能交互系统
人机交互模块
手势识别模块
多模态
话题