摘要
本发明提供一种减少读串扰的偏置电路,在对选定的存储单元的读操作中,控制装置用于根据读使能信号实现对未选定存储位的控制栅电压和字线电压进行控制,包括:当读使能信号为高电平时,将高电平持续的第一时间段内的未选定存储位的控制栅电压设置为第一高电压以及将字线电压设置为第二高电压,第一高电压保证未选定存储位的第一栅极结构所控制的沟道区的区域段导通以及第二高电压保证第二栅极结构所控制的沟道区的区域段导通;当读使能信号为低电平时,将低电平持续的第二时间段内,将第一、二高电压调节为中电压,中电压的范围为第一、二高电压之间,用以防止在第二时间段内产生读取干扰。本发明能够减少读串扰的同时减少对速度和功耗的影响。
技术关键词
栅极结构
偏置电路
开关电路
电压
电荷泵
时间段
电平转换器
源漏区
存储单元
信号
PMOS管
芯片
浮栅
译码器
输出端
功耗
脉冲