摘要
本发明公开了一种内插式锁相环环路滤波器快速设计方法,包括步骤:设计锁相环电路和环路滤波器的硬件电路;确定环路滤波器的极点公式、零点公式、环路带宽公式和相位裕度公式,计算出环路滤波器中所有电阻和电容的设计值,完成环路滤波器的一次设计;将压控振荡器增益变化预设倍数,仿真得到等效电路中的环路滤波器中各个电容仿真值和电阻仿真值;各个电容仿真值和电阻仿真值反向变化预设倍数,得到换算值;将仿真值与设计值进行比对,完成环路滤波器的二次设计。本发明提出一种内插式锁相环快速设计的方法,能够降低锁相环环路滤波器设计难度,减少了设计设计时间。
技术关键词
锁相环环路滤波器
快速设计方法
锁相环电路
DDS芯片
谐波发生器
鉴相器
时钟
功分器
放大器
电容
压控振荡器增益
电阻
倍频器
基准源电路
单刀双掷开关
分频器
系统为您推荐了相关专利信息
CPT原子钟
磁场线圈
锁相环电路
频率
物理系统
配电柜设计
快速设计方法
电气元件选型
结构设计参数
资源