摘要
本发明公开了一种收发一体的电子对抗系统,涉及射频技术领域。本发明的信号处理机包括数据接收及发送单元、数据处理及主控单元以及时钟管理单元,数据处理及主控单元分别与数据接收及发送单元、时钟管理单元连接;数据接收及发送单元包括多片同步工作的收发一体芯片,多片收发一体芯片通过设置多个独立本振拼接或通过设置多个相同的本振实现波束合成;数据处理及主控单元由多片FPGA组成;时钟管理单元包括时钟产生模块以及时钟同步模块,时钟同步模块用于板间同步和板内同步。本发明通过多芯片同步采集、带宽拼接和FPGA技术,集侦察、测向、干扰等功能于一体,极大简化了传统超外差架构接收机的设计难度,并极大降低设计成本,同时拓展了应用范围。
技术关键词
收发一体芯片
时钟管理单元
电子对抗系统
时钟同步模块
信号处理机
时钟发生器
主控单元
时钟管理器
测向接收机
干扰发射机
时间数字转换芯片
延迟电路
采集传输技术
射频天线阵列
系统时钟信号
测量器