摘要
本申请属于数据处理技术领域,尤其涉及一种加法模块、数据处理方法以及相关装置。加法模块用于实现多个计数器的数据处理,加法模块用于实现多个计数器中的计数功能,加法模块中多个计数器分别由共享加法器、选择器、以及对应的寄存器构成。寄存器基于载入信号在指定时段内更新当前存储的计数值,选择器在不同指定时段内将多个寄存器存储的计数值分别传输至共享加法器,共享加法器基于接收到的计数值分别计算多个寄存器对应的计数结果,以便更新对应寄存器中存储的计数值。加法模块能够通过加法器分时选通寄存器、以及多寄存器共享计数器的硬件架构,大大降低了多计数器所占用的芯片面积,较少了芯片功耗,降低了计数器的信号传输路径时延。
技术关键词
加法器
数值
计数器
数据处理方法
周期
信号
模块
输入端
多寄存器
输出端
数据处理技术
传输路径
处理器
芯片
电子设备
电路
时延
功耗
编码