摘要
本发明公开了一种适用于SoC芯片的复位模块,其包括:同步单元1、同步单元2、控制单元、计时单元与输出单元,同步单元1连接上电复位、芯片复位、外部晶振,生成外部晶振时钟同步后的复位信号并输出至同步单元2;同步单元2连接系统复位、系统时钟、同步单元1,生成系统时钟同步后的复位信号并输出至控制单元;计时单元连接外部晶振,生成计数器周期结果并输出至控制单元;控制单元连接系统配置、PLL lock、系统时钟、同步单元2、计时单元,根据系统配置的参数,生成多类复位信号输出至输出单元;输出单元连接系统配置、系统时钟、控制单元,输出复位信号。本发明具备更灵活的复位顺序管理、更精准的复位时间控制。
技术关键词
同步单元
系统时钟
控制单元
信号
系统复位
复位方法
上电复位
时钟同步
计数器
生成系统
通道
看门狗
参数
存储器模块
处理器模块
芯片系统