摘要
本申请提出一种内存访问方法、装置、电子设备和芯片,其中,方法包括:根据第一处理器待访问的逻辑地址,确定对应的物理地址;其中,物理地址指示内存池中的至少一个存储单元,内存池中设置有至少两个存储器组,任一存储单元包括至少两个存储器组内的存储区域;按照至少两个存储器组的排序顺序,顺序访问任一存储单元中处于各存储器组内的存储区域。相比于相关技术中并行访问内存,本申请的内存访问支持至多内存池中存储器组的数量个处理器的并行访问,且各处理器可以访问存储单元中处于不同存储器组内的存储区域,提高了内存访问的并行性,进而提高多处理器系统中的内存访问效率和性能。
技术关键词
存储器
内存访问方法
非临时性计算机可读存储介质
逻辑
内存访问效率
内存访问装置
访问存储单元
多处理器系统
电子设备
计算机程序产品
编码
指令
芯片
电路
终点
模块