摘要
本发明涉及集成电路设计,具体涉及一种基于门控子时钟树的时钟树及设计方法,门控子时钟树,以设置于各运算宏模块内寄存器的中间位置处的时钟门控单元为新的时钟源点构建的小型时钟树,各时钟门控单元根据数字信号处理器需要的工作状态信息精准控制对应运算宏模块内的寄存器时钟翻转,以消除电路中冗余状态翻转,降低芯片动态功耗;桥接时钟网络,连接顶层时钟链路与门控子时钟树;顶层时钟链路,通过桥接时钟网络将时钟源信号连接至门控子时钟树内各时钟门控单元,进而通过时钟门控单元将时钟源信号连接至对应运算宏模块内的寄存器;本发明提供的技术方案能够有效克服难以利用时钟门控技术便捷地降低多核数字信号处理器芯片的动态功耗的缺陷。
技术关键词
时钟门控单元
时钟网络
缓冲器
链路
芯片
模块
工作状态信息
数字信号处理器
时钟门控技术
时钟树综合
EDA工具
集成电路设计
功耗
冗余
金属线
动态