摘要
本申请案涉及一种具有校准延迟电路的通信接口。在所描述的实例中,装置(102)包含传输器(208)、接收器(212)以及控制电路(202、209和210)。传输器(208)传输时钟信号,并且接收器(212)接收响应信号。控制电路(202、209和210)耦合到传输器(208)和接收器(212)。控制电路(202、209和210)使传输器(208)传输具有第一时钟周期的第一时钟信号,并传输具有大于第一时钟周期的第二时钟周期的第二时钟信号。控制电路(202、209和210)确定响应于第一时钟信号的信号的第一模式是否与响应于第二时钟周期的信号的第二模式相同。如果所述模式相同,则控制电路(202、209和210)利用响应于第一时钟周期的延迟来延迟时钟信号以生成经延迟时钟信号。接收器(212)在装置(102)的正常操作期间使用经延迟时钟信号对响应信号进行取样。
技术关键词
延迟时钟信号
传输器
控制电路
延迟单元
延迟电路
周期
校准电路
接收器
解码器
集成电路
数据
芯片
端子
通信接口
缓冲器
模式匹配
主节点