摘要
本申请涉及一种基于量子芯片的软拓扑结构提升容错效率的方法,其中该方法包括:确定量子电路中的量子电路操作的量子比特需求;基于所述量子比特需求为每个量子比特分配激活时间区间,设计控制脉冲序列;在所述激活时间区间内所述每个量子比特按照所述控制脉冲序列进行演化,实现动态量子电路。通过构建软拓扑结构,即量子比特根据模型计算激活时间,按需生成和释放量子比特,动态地激活和关闭量子比特,减少量子比特暴露在环境噪声中的时间,降低退相干和错误率,使量子计算整体的容错性得以提升,进而提高量子计算的可靠性。
技术关键词
错误率
量子芯片
电路
量子纠错码
物理
非易失性计算机可读存储介质
计算机程序指令
分析模块
参数
变量
逻辑
处理器
动态地
脉冲
定义
信号