摘要
本实用新型涉及存储器技术领域,具体涉及基于FPGA芯片的多路信号存储器,包括存储器,设置在存储器内部的处理器、主存储模块、备用存储模块、切换模块、缓存模块;从主存储模块切换到备用存储模块的过程中,处理器先把数据传输到缓存模块,缓存模块数据接收完成后,切换模块再启动备用存储模块,同时切换模块向处理器发送指令,让处理器重新发送数据,此时重发的数据直接传输到备用模块中,从而保证了备用存储模块接收的数据的完整性以及连续性。本实用新型解决了存储模块在切换过程中保持数据完整性的技术问题。
技术关键词
FPGA芯片
存储模块
处理器
输出端
控制模块
并行处理数据
信号传输接口
主控芯片
输入端
存储器技术
接收端
发信号
外部设备
连续性
系统为您推荐了相关专利信息
增程器控制系统
增程器控制方法
增程器参数
增程器控制器
发电量
接触状态检测装置
大电流
GIS设备
触头
分流器
视角
语句
大语言模型
查询模型
自然语言查询方法