摘要
本发明公开了一种近似浮点乘法器、芯片及计算设备,本发明的近似浮点乘法器的近似尾数乘法器包括与逻辑单元和压缩器单元,与逻辑单元用于对输入的两个操作数逐位进行“与”运算生成大小为11行21列的部分积阵列,压缩器单元用于对第11~21列按列进行压缩以获得最终的近似尾数,压缩器单元包括忽略进位设计的两种新型近似4‑2压缩器,该近似4‑2压缩器通过利用压缩器内部的相互补偿使得误差率在可接受的范围。本发明旨在挖掘使用浮点乘法本身的特点来进一步提高浮点乘法的能效,实现近似浮点乘法器在精度与功耗和面积等开销方面的优化,解决传统的近似4‑2压缩器的电路相对复杂、压缩效率较低的问题。
技术关键词
近似浮点乘法器
压缩器
全加器
索引
误差
指数
阶段
阵列
模块
逻辑
微处理器
符号
芯片
能效
功耗
存储器
电路