摘要
本发明的目的是提供一种用于LPDDR5的wck2ck leveling训练方法及系统,该方法包括:在高频模式下,调整写时钟的延时线将写时钟的上升沿与差分时钟的上升沿对齐;在低频模式下,当写时钟经过tWCKENL_WR+tWCKPRE_Static时间之后开始切换,直至满足时序要求停止。本发明能够通过改变训练wck2ck的顺序和方法,实现在ca和cs训练完成之后就训练好wck2ck的fine和coarse,fine的时候使用快速定位加精准寻找的的方式,摆脱需要训练写数据的限制,在写数据通路没有训练的前提下训练好wck和ck的相位关系,提高了训练的效率,降低复杂度。
技术关键词
差分时钟
计算机程序代码
模式
时序
训练系统
电子设备
分频器
存储器
复杂度
芯片
指令
模块
处理器
周期
关系
数据
系统为您推荐了相关专利信息
出力曲线
可靠性分析方法
配电网设备
孤岛运行方式
分界开关
网络安全态势预测方法
网络安全态势预测系统
大数据
多源异构数据
模糊综合评价法
音频设备
参数配置方法
环境光照强度
信号源
噪声强度