摘要
本发明属于集成电路技术领域,公开了一种应用于高速高精度ADC的输入缓冲器。本发明电路包括主缓冲器main buffer、复制缓冲器replica buffer、共模反馈放大器AMP、片外耦合电容C和输入端电阻R。本发明中主缓冲器和复制缓冲器结构类似,内部晶体管尺寸不同;复制缓冲器同相输入端和反相输入端短接后与主缓冲器输入端电阻中点相连;复制缓冲器两个输出端经过电阻取共模之后,送入共模反馈放大器的反相输入端,共模反馈放大器的同相输入端接输出共模参考电压,输出端接复制缓冲器的输入端和主缓冲器输入端电阻的中点,为缓冲器提供输入共模电压。该缓冲器可以使输出有比较稳定的共模电压,在高频信号输入和较大电容负载的情况下也有比较好的线性度,适用于高速高精度ADC的前端输入缓冲器电路中。
技术关键词
反馈放大器
PMOS晶体管
栅极
NMOS晶体管
输入端
电阻
输入缓冲器电路
电容
偏置电路
缓冲器结构
节点
集成电路技术
模块
集成电路芯片
共模电压
尺寸