摘要
本发明公开一种芯片仿真系统构建方法、装置及介质,涉及芯片仿真技术领域,用于对芯片系统进行仿真。针对目前仿真芯片系统时,因为仿真CPU和仿真硬件逻辑的时钟同源而导致的运行效率被拖慢的问题,提供一种芯片仿真系统构建方法,通过将基于Gem5的仿真CPU模型和基于SystemC的仿真硬件逻辑模型通过两个进程实现,且这两个进程的时钟域不同。一方面可以使芯片仿真系统运行在两个物理CPU核,从而提高仿真效率。另一方面由于时钟域不同,仿真CPU在不访问硬件仿真逻辑时可以按照各自的系统时间独立运行,从而解决了SystemC仿真硬件逻辑效率较差而拖慢仿真CPU效率的问题,有效提高了整个芯片系统的仿真效率。
技术关键词
芯片仿真系统
中央处理器
进程间通信机制
逻辑
非易失性存储介质
芯片仿真技术
芯片系统
数据通信模块
时钟
仿真芯片
信号
停止系统
存储计算机程序
时延
理论
系统为您推荐了相关专利信息
评分卡模型
加密算法
全同态加密
生成公钥
逻辑回归算法
逻辑运算芯片
采集电路
采样电阻
运算放大器
电平转换芯片
处理单元
数据收集器
多核处理器
内存访问模式
机器学习模型