摘要
本发明提供了一种基于FPGA的芯片程序下发系统及方法,属于FPGA半导体测试技术领域,方法包括:设计单片机下载板,将单片机下载板的IO管脚与被测FPGA以及测试机相连接;按照测试需求开发相应的测试程序,并且生成bit程序文件;按照测试机台要求设计测试机台测试母板与子板,将被测FPGA的下载管脚与单片机下载主控板相连接,以及将测试机台相对应的测试资源通过母板或者子母板相结合的方式连接到被测FPGA;进行ate的测试程序开发。本发明提供的基于FPGA的芯片程序下发系统及方法,简化了测试FPGA的自动化测试流程,解决了外挂下载器以及需要借助开发环境下载的问题。提高了测试效率以及自动化程度。
技术关键词
测试机台
下发系统
单片机
测试母板
主控板
主控芯片
可编程逻辑单元
半导体测试技术
管脚
程序
下发方法
接口
下载器
子板
资源
外挂
布线
系统为您推荐了相关专利信息
单片机控制模块
打码机
电控系统
图像识别模块
执行机构
传感器故障检测
振弦传感器
电压跟随电路
故障检测系统
检测端
新型信件
红外测距传感器
光敏印章
传送带
固定架
天线构建方法
电磁波发生器
可编程阵列
多极化可重构天线
相位配置方法
摩擦电传感器
手套
导电纱线
阵列型传感器
摩擦纳米发电机