芯片系统上防止总线死锁的方法、装置、设备和存储介质

AITNT
正文
推荐专利
芯片系统上防止总线死锁的方法、装置、设备和存储介质
申请号:CN202510293466
申请日期:2025-03-12
公开号:CN119781998B
公开日期:2025-06-24
类型:发明专利
摘要
本申请实施例提供了一种芯片系统上防止总线死锁的方法、装置、设备和存储介质,所述方法包括:对于总线上每一个地址空间,提供至少一组用于描述地址空间属性的配置寄存器,其中,每组配置寄存器包括第一寄存器和第二寄存器;在第一寄存器中,配置可缓存属性位域、不可缓存属性位域、设备属性位域和地址空间起始地址位域;根据可缓存属性位域、不可缓存属性位域和设备属性位域的取值确定当前地址空间的属性;根据当前地址空间的属性和当前地址空间的地址请求,确定是否允许访问当前地址空间,通过配置寄存器对可能发生地址空洞的地址进行至少一种属性的组合描述,避免地址空洞导致总线死锁的问题。
技术关键词
空洞 芯片系统 处理器 计算机设备 可读存储介质 存储器
系统为您推荐了相关专利信息
1
一种基于FPGA的数据传输方法、装置、设备及介质
数据传输方法 视频 FPGA芯片 数据报协议 主机
2
菜籽油加工参数的多目标优化方法及相关装置
菜籽油加工过程 参数 粒子群算法 排序算法 变量
3
VR航天器拼装的动态调整方法、系统、设备和存储介质
模组 航天器 动态 交互设备 模式
4
一种基于安全护具的人员配置方法、装置、设备及存储介质
导航模块 栅格 施工场地 护具 路径搜索算法
5
拍摄方法、可穿戴设备及可读存储介质
可穿戴设备 分辨率 拍摄装置 场景 运动
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号