摘要
本申请涉及集成电路技术领域,尤其涉及一种以太网接口电路、信号延时方法、芯片及电子设备,该以太网接口电路设置具有第一延时单元的延时模块,每个第一延时单元具有第一延时时间;采用时钟信号生成模块生成周期与第一延时单元的第一延时时间具有关联的第一时钟信号,利用处理模块根据第二时钟信号计算第一时钟信号的周期,以计算第一延时时间;并利用处理模块控制延时模块根据第一延时时间输出目标时钟信号的延时信号;通过上述方式,实现了第一延时时间的精确计算,目标时钟信号的第二延时时间可以根据第一延时时间精确计算,从而实现了目标时钟信号的精确延迟,无需提供高频率的时钟,有利于降低电路的复杂性,并有利于提高延时的可控性。
技术关键词
时钟
延时模块
信号延时
脉冲
链路
开关单元
接口
同步误差
反相器
周期
输出端
集成电路技术
电子设备
输入端
芯片
级联
高频率