摘要
本发明公开了一种多核处理器的数据路由方法及其相关设备,属于计算机技术领域,该方法包括:当第一核要对第二核进行数据访问时,如果判断出这两个核处于矩阵拓扑不同的行和列,则统计第一核对第二核的数据访问频率,得到目标频率;若目标频率大于预设频率,基于路由可沿任意方向进行数据传输的原则,分别确定第一核在访问第二核时的最短路由传输路径和次最短路由传输路径;以通信延迟最短为原则,根据第一核在访问第二核时的最短路由传输路径和次最短路由传输路径确定第一核在访问第二核时所对应的最终路由传输路径。该方法可以提高多核处理器中的两个核在进行数据访问时的访问效率、降低两个核之间的通信延迟,并提升多核处理器的整体性能。
技术关键词
传输路径
多核处理器
短路
数据访问
坐标点
拥堵信息
矩阵
元素
频率
Y轴
数值
可读存储介质
存储计算机程序
计算机程序产品
线路
算法
系统为您推荐了相关专利信息
过零开关
电路板
短路检测模块
控制模块
身份识别控制
优化控制方法
故障恢复策略
链路
动态权重分配
机器学习模型
线缆测试方法
线缆测试系统
电信号
人机交互装置
霍尔传感器
参数设计方法
遗传算法
样本
染色体
数据获取模块
桥梁监测数据
存储系统
分布式云存储
光纤传感网络
多模态数据融合