摘要
本发明公开了一种基于SAR‑SDM混合结构的缩放式模数转换器,包括SAR ADC模块、SDM调制器模块、缩放因子生成模块、五位加法器、五位减法器、数据选择器;SAR ADC模块用于对模拟输入信号进行量化转换处理,输出第一数字输出信号;缩放因子生成模块用于生成五位缩放因子;五位加法器和五位减法器用于对第一数字输出信号和五位缩放因子进行数字加减法运算,获取参考电压对应的第二数字输出信号;SDM调制器模块用于输出一位数字码流;数据选择器用于基于一位数字码流对第二数字输出信号进行数据选择缩放操作,输出最终数字输出信号。本发明采用SAR ADC和SDM调制器的混合结构,简化模数转换器的设计难度,提高转换精度。
技术关键词
积分器电路
模数转换器
数据选择器
混合结构
电容阵列
输入端
DWA算法
加法器
斩波电路
调制器
D触发器
信号
因子
模块
两级运算放大器
输出端
CMOS开关
逻辑
系统为您推荐了相关专利信息
线材
性能检测方法
微型热电偶
阵列传感器
绝缘材料老化
中央处理器
编码器
模数转换器
校准
二次稳压电路
电池单元
电池单体
数据输出模块
电压检测模块
电池组
无线信号处理方法
重构模块
功率放大器
变频模块
带通滤波器