摘要
本发明提供了一种基于RAG和框架式COT的代码生成方法及系统,通过将待转换的信号处理算法输入到框架式COT大模型中,并根据框架式COT大模型的操作流程,搭建算法框架,其中,待转换的信号处理算法以matlab或C语言形式体现;根据算法框架,生成基础代码;根据用户需求,通过检索增强生成方法,聚焦于基础代码的预设部分,并匹配专业术语,对预设部分进行优化;输出经过优化后的代码,其中,代码为FPGA可执行代码。具体的,在利用LLM增强开发HDL潜力的过程中,通过应用框架式思路链提示技术和检索增强生成,得到时延低、资源利用率高的代码,从时间和空间的角度上提高FPGA在硬件电路中的执行效率。
技术关键词
信号处理算法
代码生成方法
算法框架
复杂度
识别关键路径
代码生成系统
流水线
基础
场景
提示技术
绘制算法
核心
可读存储介质
鲁棒性
时分复用
电子设备
存储器
数据
系统为您推荐了相关专利信息
内容推荐算法
内容推荐方法
协同过滤算法
偏好特征
标签
自动分类方法
切片
图像增强
局部纹理特征
对比度
图谱
电子设备本体
高维特征向量
数据
智慧家庭技术