摘要
本申请公开一种应用电路低功耗设计优化方法和相关装置,涉及电子信息技术领域。包括:获取初始布局布线结果中的标准密度的碳纳米管分布器件的位置信息、第一网表文件、约束条件和第一仿真计算结果;若发现第一仿真计算结果中存在延时大于约束文件中的目标延时的路径,则利用密度更大的第一密度的碳纳米管分布器件替换关键路径上的标准密度的碳纳米管分布器件,以减少路径延时,提升电路的工作频率;若发现第二仿真结果中存在功耗大于约束文件中的目标功耗的碳纳米管分布器件,则利用密度更低的第二密度的碳纳米管分布器件替换非关键路径上的标准密度的碳纳米管分布器件,以降低整体功耗。
技术关键词
网表文件
碳纳米管器件
设计优化方法
碳纳米管密度
静态时序分析
电路
低功耗
生成碳纳米管
布局
信息更新
模拟退火算法
电子信息技术
布线工具
优化装置
遗传算法
可读存储介质
系统为您推荐了相关专利信息
射频功率放大器
设计优化方法
匹配网络
数字孪生模型
仿真模型
设计优化方法
罚函数法
约束阻尼结构
数值模拟方法
变量
记忆单元
设计优化方法
移动板
弯管注塑模具
冷却流道
设计优化方法
风力机叶片
遗传优化算法
发电量
叶片结构