摘要
本发明公开一种多相位时钟的数字校准方法及系统,涉及数字通信系统和数字信号处理技术领域,包括,选择训练序列类型,并配置采样电路;固定PI Code,根据设定的训练序列对输入的数据进行采样,通过曲线拟合算法恢复初始化PI Code的对应时钟相位,并依次固定多个PI Code;分析实际测量得到的各相位时钟相位与理想相位之间的偏差,通过绘制曲线量化系统性偏差;根据实际相位曲线与理想相位曲线的差异,计算预失真函数;将计算得到的预失真函数存储于芯片的非易失存储空间中;在芯片正常工作时,读取存储的预失真函数,通过数字逻辑电路实时补偿,生成校准后的时钟相位索引。本发明通过数字校准方法和预失真函数,实现高效率的时钟恢复与数据采样对齐。
技术关键词
数字校准方法
时钟
数字逻辑电路
偏差
曲线
相位内插器
训练序列生成模块
采样电路
索引
芯片
数字信号处理技术
非易失存储器
统计分析方法
数字通信系统
逻辑分析仪
周期性
数据