摘要
本发明提出一种基于嵌入式系统总线硬件安全监控设备及监控方法,总线上的主控设备和从设备均与中间控制模块连接,总线监控模块包括轻量级杂凑算法模块、DM模块、总线上所有主控设备和从设备分别与每个通道的输入端连接,所有通道的输出汇总到中断管理单元,中断管理单元作为总线监控模块的输出端与DMA连接,每个通道包括监控选择单元、访问选择单元、计数比较单元,并为每个通道设置一个地址范围。通过监视SoC安全程序运行过程中,系统总线出现的特定总线访问序列的完整性异常行为,产生相应的中断信息。可在低功耗应用场景中,提高嵌入式SoC的安全性,保护关键信息不被窃取和破坏。
技术关键词
嵌入式系统总线
HASH算法
安全监控设备
DMA控制器
总线监控器
数据完整性校验
FIFO模块
监控方法
接口模块
信号
控制模块
总线监控设备
摘要
通道
优先级算法
监控模块