摘要
本发明公开了一种宽带低延时高集成度收发一体装置,属于信息技术领域。本发明方法采用多时钟切换的方法对ADC的采集频率和DAC的输出频率进行规划,多个时钟采用高速开关进行切换,速度可以达到纳秒级别,高频参考信号通常可以通过晶振倍频或者高集成度的频综芯片得到,幅度和相位一致性非常好,由晶振直接倍频产生的参考相位噪声优于扫频本振,利用高速数字器件的三个奈奎斯特区间进行无缝的频段覆盖,大大降低了系统硬件复杂度,更加有利于大规模多通道的集成,同时提升了信号采集和信号发生的速度,降低信号闭环的通路延迟。
技术关键词
高速开关
时钟分发
信号调理单元
采样时钟频率
模块
接收高频
多通道
频段
规划
滤波
分段
复杂度
速度
芯片
闭环
噪声