摘要
本次公开一种适用于FPGA的核脉冲信号梯形成形方法,包括:对探测器输出指数衰减原始信号进行高速数字采样,得到离散的数字化探测器信号vn;使用微分算法对离散的数字化探测器信号vn进行运算,得到微分后脉冲信号pn;使用数字延迟线对脉冲信号pn进行延迟,形成3个延迟的脉冲信号,将脉冲信号pn与延迟的脉冲信号进行合成运算,得到合成脉冲信号序列sn;对合成的脉冲序列信号进行积分运算,得到梯形成形脉冲yn。本发明的核脉冲信号梯形成形方法计算简单,适合在FPGA中实现,且使用FPGA逻辑资源少,计算速度快。
技术关键词
脉冲
成形方法
探测器
信号
数字延迟线
指数
采样点
序列
算法
数据
逻辑
资源