基于编码方式的薄膜电阻网空间碎片探测电路及方法

AITNT
正文
推荐专利
基于编码方式的薄膜电阻网空间碎片探测电路及方法
申请号:CN202510701797
申请日期:2025-05-28
公开号:CN120352933A
公开日期:2025-07-22
类型:发明专利
摘要
本发明提供基于编码方式的薄膜电阻网空间碎片探测电路及方法,其中所述基于编码方式的薄膜电阻网空间碎片探测电路包括:由正反两面正交排布的平行电阻导线阵列构成的编码薄膜电阻网,用于通过碎片撞击导致的断线生成通断信号;连接编码薄膜电阻网的通断比较电路,用于将电阻导线的通断状态转换为高电平或低电平的标识信号;连接通断比较电路的通断识别电路,用于并行采集各通道的标识信号并输出断线状态;编码薄膜电阻网的电阻导线通过分组循环连接方式与信号通道相连,信号通道总数少于电阻导线总数。本发明能够识别两个维度方向上的尺寸信息,能够提高撞击位置的定位精度,从而提升整个探测器的探测参数测试精度。
技术关键词
薄膜电阻 断线 导线 探测电路 通道 信号 空间碎片探测装置 识别电路 FPGA芯片 编码 标识 双面 定位模块 输入端 探测器 坐标 阵列 节点
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号