多层叠封芯片及其时钟控制方法

AITNT
正文
推荐专利
多层叠封芯片及其时钟控制方法
申请号:CN202510772473
申请日期:2025-06-10
公开号:CN120315536B
公开日期:2025-09-09
类型:发明专利
摘要
本发明提供一种多层叠封芯片及其时钟控制方法,其存储器芯片能够根据需要运行的当前功能准备对应的时钟,并通过时钟训练,实现其中需要同步运行的多片存储器芯片之间的时钟同步,降低了存储器芯片层与层之间的通讯延迟和异步FIFO的资源占用,进而降低多层叠封芯片之间的通讯成本。此外。其存储器芯片能够根据通知识别需要运行的当前功能和/或运行模式等信息,进而进行时钟仲裁与分配,使其片内时钟域的划分可以随着运行的功能不同而不同的动态调整,实现对时钟域的自动划分和控制,由此降低芯片时钟域划分的成本和动态功耗。
技术关键词
存储器芯片 时钟控制方法 时钟回路 时钟调节电路 分配电路 内建自测试 功能模块 信号 层叠 指令 冗余 通知 测试模块 晶圆 备份 阻抗校准 数字控制延迟线
系统为您推荐了相关专利信息
1
电源控制电路和芯片
电源控制电路 逻辑电路 反相器 电源系统 动态锁存器
2
一种手持式电缆接地故障检测装置
电缆接地故障 剩余电流互感器 输出电流检测电路 输入电压检测电路 输出电压检测电路
3
数据缓存方法与主机系统
存储装置 键值数据存储 数据缓存方法 标记 主机
4
一种多工位级进模联动的冲床冲压机械
多工位级进模 冲压机械 安装箱 安装杆 冲压机构
5
内胆水盒装置及包含其的防护存储器
存储器芯片 水盒装置 内胆 防护存储器 封盖
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号