摘要
本发明涉及基于FPGA的高速AES加密方法、装置、设备及介质,基于加密过程中计算模块前后轮无相关性这一特征,通过充分利用计算模块的空闲时序在相同的时间内,由传统的处理一组明文改进为串行处理四组明文,即完成四组明文的加密计算,相比于传统全并行方案不但能够大幅提升AES加密速度,还能使得资源占用仅为传统全并行方案的四分之一,从而满足AES在卫星的高速数据实时处理领域应用需求。
技术关键词
逻辑模块
加密方法
FPGA芯片
密钥
明文
扩展模块
高速数据
处理器
计算机设备
可读存储介质
存储器
时序
资源
速度
系统为您推荐了相关专利信息
哈希消息认证码
调试工具
通讯方法
加解密算法
生成轮密钥
前向纠错机制
量子加密技术
通信节点
卫星地面站
分流策略