基于FPGA实现的AES加密方法、装置、设备及介质

AITNT
正文
推荐专利
基于FPGA实现的AES加密方法、装置、设备及介质
申请号:CN202510790315
申请日期:2025-06-13
公开号:CN120611401A
公开日期:2025-09-09
类型:发明专利
摘要
本发明涉及基于FPGA实现的AES加密方法、装置、设备及介质,基于加密过程中计算模块前后轮无相关性这一特征,通过充分利用计算模块的空闲时序在相同的时间内,由传统的处理一组明文改进为串行处理四组明文,即完成四组明文的加密计算,相比于传统全并行方案不但能够大幅提升AES加密速度,还能使得资源占用仅为传统全并行方案的四分之一,从而满足AES在卫星的高速数据实时处理领域应用需求。
技术关键词
逻辑模块 密钥 FPGA芯片 加密方法 扩展模块 明文 高速数据 处理器 计算机设备 可读存储介质 存储器 时序 资源 速度
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号