基于FPGA实现的AES解密方法、装置、设备及介质

AITNT
正文
推荐专利
基于FPGA实现的AES解密方法、装置、设备及介质
申请号:CN202510790403
申请日期:2025-06-13
公开号:CN120654253A
公开日期:2025-09-16
类型:发明专利
摘要
本发明涉及基于FPGA实现的AES解密方法、装置、设备及介质,基于解密过程中计算模块前后轮无相关性这一特征,通过充分利用计算模块的空闲时序在相同的时间内,由传统的处理一组密文改进为串行处理四组密文,即完成四组密文的解密计算,相比于传统全并行方案不但能够大幅提升AES解密速度,还能使得资源占用仅为传统全并行方案的四分之一,从而满足AES在卫星的高速数据实时处理领域应用需求。
技术关键词
逻辑模块 密钥 FPGA芯片 解密方法 解密功能 扩展模块 高速数据 处理器 计算机设备 可读存储介质 存储器 时序 资源 速度
系统为您推荐了相关专利信息
1
一种基于MyBatis对数据加解密的实现方法
拦截器 加密解密模块 加解密算法 数据加密 条件过滤数据
2
一种RPA系统加密通信增强及密钥管理方法
密钥管理方法 机器人 接收方 发送方 拉格朗日插值
3
一种基于AI的客户准入辅助审核方法以及系统
摘要 关键词 文本 语句 风险识别模型
4
一种基于同态加密的量子安全密钥管理方法及系统
需求预测模型 量子态 密钥管理方法 加密 接收方
5
一种融合主动标识与安全加密的数据采集分析系统及方法
数据采集分析系统 FPGA芯片 转速传感器单元 监测平台 ADC电路
添加客服微信openai178,进AITNT官方交流群
驱动智慧未来:提供一站式AI转型解决方案
沪ICP备2023015588号