摘要
本发明涉及基于FPGA实现的AES解密方法、装置、设备及介质,基于解密过程中计算模块前后轮无相关性这一特征,通过充分利用计算模块的空闲时序在相同的时间内,由传统的处理一组密文改进为串行处理四组密文,即完成四组密文的解密计算,相比于传统全并行方案不但能够大幅提升AES解密速度,还能使得资源占用仅为传统全并行方案的四分之一,从而满足AES在卫星的高速数据实时处理领域应用需求。
技术关键词
逻辑模块
密钥
FPGA芯片
解密方法
解密功能
扩展模块
高速数据
处理器
计算机设备
可读存储介质
存储器
时序
资源
速度
系统为您推荐了相关专利信息
拦截器
加密解密模块
加解密算法
数据加密
条件过滤数据
密钥管理方法
机器人
接收方
发送方
拉格朗日插值
数据采集分析系统
FPGA芯片
转速传感器单元
监测平台
ADC电路