摘要
本发明公开了一种用于加速混合量子经典计算的紧耦合系统架构及方法,系统架构包括:将主处理器和量子加速器进行紧密集成的硬件架构,以及对主处理器的指令集架构进行扩展的软件架构,通过在硬件架构上部署主处理器和量子加速器共享的统一内存空间并实现高效量子控制器和多级硬件流水线,并在软件架构上构建扩展指令集并实现动态增量式编译机制、细粒度内存一致性同步机制和高效量子‑经典调度机制。本发明通过软硬件协同设计,能够有效提升混合量子经典算法的执行效率。
技术关键词
量子芯片
处理器
软件架构
加速器
流水线
脉冲
动态增量
内存
指令
软硬件协同设计
混合算法
机制
优先级编码器
查找表
数据同步
缓存一致性
控制器接口
数据通信
低延迟