摘要
本发明公开了一种百兆车载以太网PHY芯片一致性测试系统,该系统基于FPGA硬件平台,用于验证不同厂商的100BASE‑T1 PHY芯片是否符合IEEE 802.3协议规范。测试系统通过FPGA同时充当待测芯片(DUT)的链路伙伴(Link Partner)和测试工作站(Test Station),实现对PCS层及PHY Control功能的全面一致性测试。PCS层测试涵盖发送模块、接收模块及其状态转移图的验证,包括编码过程(4b/3b、扰码、3b/2T)、符号生成(SSD、ESD、ERR‑ESD)及不同场景下的状态跳转。PHY Control测试则针对协议规定的状态机及定时器功能,通过监测链路与DUT状态,确保DUT在训练、空闲、数据传输等模式下的行为符合规范。本系统通过FPGA并行处理特点实现高效自动化测试,且其可重构特性支持未来功能进一步拓展,显著提升了测试效率与覆盖率。
技术关键词
一致性测试
MDIO接口
测试工作站
协议
FPGA平台
硬件平台
CRC校验码
定时器功能
测试模块
信号
待测芯片
符号
数据
链路
场景
双绞线
状态机
覆盖率